
총 22개
-
[전기회로실험1]결과보고서 chapter82025.05.051. 중첩의 원리 실험 결과 표 8-1에서 전류 I1과 I2의 이론값과 측정값의 차이는 약 10% 내외로 나타났습니다. 이는 실험에 사용된 저항 값의 차이와 측정 장비의 오차로 인한 것으로 보입니다. 또한 전류 IL의 이론값, 계산값 및 측정값 간에도 약간의 차이가 있었는데, 이 역시 저항 값의 차이와 측정 오차로 인한 것으로 생각됩니다. 1. 중첩의 원리 중첩의 원리는 복잡한 시스템을 이해하고 설계하는 데 매우 중요한 개념입니다. 이 원리에 따르면, 큰 시스템은 더 작은 하위 시스템으로 구성되며, 각 하위 시스템은 자체적인 구조와...2025.05.05
-
[전기회로실험1]결과보고서 chapter42025.05.051. 전류계 및 전압계 사용법 실험에 사용된 전류계와 전압계의 최대지시눈금(FS)은 직류전류계 25 [mA], 직류전압계 30 [V]입니다. 저항의 실제값과 이론값의 차이로 인해 측정값과 이론값의 차이가 발생했습니다. I = I1 + I2 관계에서 측정값에서는 약간의 차이를 보였고, V = V1 + V2 관계에서도 측정값에서 약간의 차이를 보였습니다. 1. 전류계 및 전압계 사용법 전류계와 전압계는 전기 회로 분석에 필수적인 측정 도구입니다. 전류계는 회로에 직렬로 연결하여 전류를 측정하고, 전압계는 회로에 병렬로 연결하여 전압을 ...2025.05.05
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.04.291. RLC 회로의 과도응답 및 정상상태응답 이 실험은 RLC 회로에서 저항 값의 변화에 따른 과도응답과 정상상태응답을 확인하는 것입니다. 저감쇠, 임계감쇠, 과감쇠 특성을 보이는 회로를 구성하고 각 소자에 걸리는 전압의 파형과 크기, 위상차를 측정하였습니다. 실험 결과 분석을 통해 이론값과의 오차 원인을 파악하고, 공진주파수 측정 등 RLC 회로의 특성을 확인할 수 있었습니다. 1. RLC 회로의 과도응답 및 정상상태응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 정상상태응답 특성을 ...2025.04.29
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.151. RLC 회로의 과도응답 및 정상상태 응답 RLC회로의 과도응답 및 정상상태 응답을 측정하였다. 또한 특정 주파수에서의 R,L,C에서의 전압의 크기와 위상을 확인하고 이론과 비교하였다. 그리고 LC회로의 공진을 확인하였다. 전체적으로 L=10mH, C=10.2nF에서 오차 5%이내를 만족하였으나 임계감쇠의 저항값과 정현파에서 인덕터의 크기, 위상 축전기의 위상, LC 회로의 공진주파수에서 5%보다 큰 오차율을 보였다. 저감쇠, 임계감쇠, 과감쇠 상황에서의 실험 결과와 이론값을 비교하였으며, 정현파 입력에서의 R, L, C의 크기...2025.05.15
-
R, L, C 소자의 특성_결과레포트2024.12.311. R, L, C 소자의 특성 이번 실험에서는 입력 전압과 콘덴서 전압, 인덕터 전압의 위상차를 비교하여 실험을 진행하였습니다. 위상차가 약 90도로 나타났습니다. 교류 전원에서의 콘덴서와 축전기는 전류의 흐름을 방해하며, 콘덴서는 전하를 저장했다가 방출하는 역할을 합니다. 인덕터는 코일을 감은 형태로, 원리는 유도기전력에 의한 것입니다. 이에 의한 특성으로 콘덴서와 인덕터는 sin, cos의 사인함수 성분을 가져 위 실험에서 입력전압과 콘덴서 전압, 인덕터 전압의 위상차가 약 90도로 나타난 것으로 볼 수 있습니다. 1. R, ...2024.12.31
-
전기및디지털회로실험 실험10 결과보고서2025.01.131. 브릿지 회로 브릿지 회로를 이용하여 미지의 저항값을 측정하는 실험을 수행했다. 가변저항을 조절하여 평형상태에 도달하도록 하고, 이때의 가변저항값을 이용해 미지의 저항값을 계산했다. 예상값과 실제 측정값 간에 오차가 크지 않았다. 2. Y-Δ 회로변환 Y-Δ 회로변환을 이용하여 회로의 합성저항을 구하는 실험을 수행했다. 그러나 실제 측정한 합성저항 값이 예상값과 크게 차이가 났는데, 이는 잘못된 결선이나 측정 지점 선택의 문제로 추정된다. 3. 중첩의 원리 중첩의 원리를 이용하여 두 독립전원이 각각 단독으로 있을 때의 각 저항의...2025.01.13
-
중앙대 전기회로설계실습 결과보고서7_RC회로의 시정수 측정회로 및 방법설계(보고서 1등)2025.05.101. RC회로의 시정수 측정 실습을 통해 RC회로의 시정수를 측정하는 방법을 알아보았다. DMM의 내부저항을 활용하여 RC회로를 구성하고, 10V 직류전압을 이용한 실험에서 이론적 계산 값과 실제 측정 값의 오차가 7.95%로 나타났다. 또한 Function Generator를 이용한 실습에서는 시정수가 9μs로 계산된 10μs와 10%의 오차를 보였다. 오차의 원인으로는 저항과 커패시터의 값 차이, 시계를 이용한 수동 측정의 한계 등이 지적되었다. 2. RC회로의 과도응답 특성 RC회로에 사각파를 인가했을 때의 전압 및 전류 파형...2025.05.10
-
[A+] 등가 전원 정리 실험레포트2025.05.161. 테브난의 정리 테브난의 정리는 복잡한 회로를 하나의 전원과 하나의 저항으로 구성된 등가회로로 표현할 수 있는 방법이다. 이를 통해 회로를 간단히 나타낼 수 있으며, 테브난의 등가 전압 V_th와 등가 저항 R_th를 구하는 방법을 설명하고 있다. 실험을 통해 테브난의 등가 전압과 등가 저항을 계산하고, 이를 통해 부하 전류 I_L을 구할 수 있다. 2. 노튼의 정리 노튼의 정리는 복잡한 회로를 하나의 전류원과 저항으로 표현할 수 있는 방법이다. 노튼의 등가 전류 I_N과 등가 저항 R_N을 구하는 방법을 설명하고 있으며, 실험...2025.05.16
-
중앙대 전기회로설계실습 결과보고서10_RLC 회로의 과도응답 및 정상상태 응답 (보고서 1등)2025.05.101. RLC 회로의 과도응답 및 정상상태 응답 RLC직렬회로의 과도응답 및 정상상태 응답을 가시적으로 관찰하고 이론과 비교하기 위해 실습을 진행하였다. 저감쇠, 임계감쇠, 과감쇠 등 다양한 응답 특성을 실험을 통해 확인하고 이론값과 비교하였다. 공진주파수 측정 실험도 수행하였다. 실험 과정에서 발생한 오차의 원인을 인덕터의 내부저항, 저항의 미세한 차이, 커패시터의 온도 민감성 등으로 분석하였다. 1. RLC 회로의 과도응답 및 정상상태 응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 ...2025.05.10
-
전기및디지털회로실험 실험 6. 논리조합회로의 설계 예비보고서2025.05.101. 논리게이트의 조합과 설계 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 설명합니다. 불대수와 논리 다이어그램을 사용하여 원하는 기능을 수행하는 논리회로를 구현할 수 있습니다. 진리표를 작성하고 이를 바탕으로 부울 대수식과 논리회로도를 도출하는 과정을 설명합니다. 2. 카르노 맵에 의한 논리회로의 단순화 카르노 맵은 불 대수 함수를 단순화하는 방법입니다. 입력변수와 출력을 도식화하고 같은 출력의 패턴을 찾아 묶음으로 단순화합니다. 또한 Don't Care 조건을 활용하여 효율적으로 카르노맵의 답을 구할 수 있습니...2025.05.10