
총 13개
-
RC,RL회로 시정수 & RLC 직렬회로 과도특성 결과보고서2025.01.121. RC회로 시정수 RC회로에서 입력 구형파를 채널 1에 연결하고 커패시터의 출력파형을 채널 2에 연결하여 비교한 결과, 커패시터 값을 변화시키면서 시정수 값을 실험값과 이론값을 비교하였다. 실험값과 이론값의 오차가 없었다. 2. RL회로 시정수 RL회로에서 입력 구형파와 인덕터의 전압 변화에 따른 출력파형을 비교하였다. 디지털 멀티미터로 인덕터에 흐르는 전류를 측정한 결과 1.37mA였다. 3. RLC 직렬회로 과도특성 RLC 직렬회로에서 입력 구형파와 각각의 저항, 인덕터, 커패시터의 출력 파형을 비교하였다. 저항의 출력 파형...2025.01.12
-
직류회로에서의 계산 결과 레포트2024.12.311. 브릿지 회로 브릿지 회로는 R1*Rx=R2*R3라는 식이 성립할 때 두 단자 a, b사이의 전압이 0이 되고, 휘이스톤 브릿지가 형성된다. 본 실험에서는 R1과 R2를 1kΩ으로 통일하여 Rx와 R3의 선형적인 특성을 관찰했다. 휘이스톤브릿지 조건에서 Rx라는 미지의 저항을 저항 측정기 없이 계산하면 Rx=R3이고 가변저항의 98Ω이라는 저항값이 Rx이다. 단, Rx의 실제 저항값은 100Ω이며 이에 대한 오차는 고찰에서 다룬다. 2. Y-Δ 회로 변환 직접 계산한 등가저항은 999.5Ω이며 측정값과 거의 유사하다. 또한 Δ>...2024.12.31
-
광운대학교 전기공학실험 M2. 아날로그 및 디지털 기초 회로 응용 결과레포트2024.12.311. KCL 및 KVL 확인 실험을 통해 KCL(Kirchhoff's Current Law)과 KVL(Kirchhoff's Voltage Law)을 확인했습니다. 아두이노 프로그램으로 측정한 전압과 전류 값이 수작업 측정 결과와 거의 일치하여, 아두이노를 활용한 실시간 측정이 효율적임을 알 수 있었습니다. 다만 아두이노 전원 전압의 정확성과 저항 값의 오차로 인해 약간의 차이가 발생했는데, 이를 보완하기 위해 실측값을 코드에 반영하는 등의 방법을 고려해볼 수 있습니다. 2. 반가산기 및 전가산기 구현 반가산기와 전가산기 회로를 TT...2024.12.31