
총 101개
-
아날로그 및 디지털 회로 설계실습 예비보고서 4주차2025.01.171. 전압제어 발진기 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인한다. 슈미츠 회로의 특성을 실험하고, 시뮬레이션 도구를 이용하여 슈미트 트리거 회로를 설계한다. 또한 전압제어 발진기 회로를 설계하고 출력 파형을 관찰하며, 전압 변화에 따른 주파수 변화를 그래프로 나타낸다. 중심 주파수 2kHz가 되도록 회로를 설계하고, 슈미츠 회로의 저항비와 커패시터 값 변화에 따른 출력 파형 변화를 관찰한다. 1. 전압제어 발진기 전압제어 발진기(V...2025.01.17
-
아날로그 및 디지털 회로 설계실습 결과보고서12025.01.171. 초전형 적외선 센서 초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계하였다. 소자의 측정값을 명시하고, 회로를 구성하여 센서에 손을 대기 전과 후의 출력 결과를 관찰하였다. 증폭된 출력 신호를 측정하기 위해 여러 번 실험을 반복하였지만 원하는 결과값을 얻을 수 없었다. 두 번째 반전 증폭기 회로에 커패시터를 병렬로 연결하여 Low-pass 필터 기능을 추가하였고, 잡음 성분의 크기 변화를 관찰하였다. 3dB-fre...2025.01.17
-
아날로그 및 디지털 회로 설계실습 결과보고서52025.01.171. 전압 제어 발진기 이번 실습에서는 적분기와 슈미트 회로 그리고 BJT를 이용하여 전압제어 발진기 회로를 설계하였다. Vc를 0.5V~4.5V까지 변화시키며 출력주파수를 확인하였다. 1.5V~2.5V 구간에서 포화하며 주파수가 약 17kHz로 수렴하는 것을 볼 수 있었고, 전압제어 발진기의 Gain을 구하면 2.67kHz/V임을 알 수 있었다. 1. 전압 제어 발진기 전압 제어 발진기(Voltage Controlled Oscillator, VCO)는 전압 입력에 따라 출력 주파수가 변화하는 전자 회로 장치입니다. VCO는 주파수...2025.01.17
-
[부산대 어드벤처디자인] 8장 multiplexer, decoder 및 encoder 예비보고서2025.01.121. MUX/DEMUX 구조와 동작원리 실험의 목적은 MUX/DEMUX와 Encoder/Decoder의 구조와 동작원리를 이해하고 이를 응용하는 능력을 기르는 것입니다. 4 to 1 MUX와 1 to 4 DEMUX의 회로를 구성하고 동작을 이해하며, 3 to 8 MUX와 8 to 3 DEMUX의 회로를 구성하고 동작을 이해하는 것이 실험의 내용입니다. 2. 멀티플렉서의 구조와 기능 멀티플렉서는 여러 개의 입력 중 하나를 선택하여 그 값을 출력에 연결해주는 회로 소자입니다. 1개의 멀티플렉서는 2개의 데이터 입력, n개의 제어 입력 ...2025.01.12
-
아날로그 및 디지털 회로 설계실습 예비보고서 2주차2025.01.171. Switching Mode Power Supply (SMPS) SMPS (Switching Mode Power Supply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계할 수 있는 능력을 배양한다. PWM 제어 회로는 출력 전압의 오차분에 상응하여 펄스폭을 조정하여 출력 전압을 안정화 시키는 회로이며 크게 세가지로 구성되어있다. 오차 증폭기(Error amp), 비교기(Comparator), 구동회로(driver stage)로 구성된다. 생성된 구형파 펄스는 UC3845의 6번 output 핀을 통해 구동회로의 스위치로...2025.01.17
-
디지털 논리실험 8주차 예비보고서2025.05.061. Gated D Latch Gated D Latch는 D와 EN을 입력 값으로 가지며, Q와 Q'를 출력 값으로 가진다. S-R Latch와 유사하지만 EN이라는 가드를 통해 S와 R의 값이 1,1이 되는 경우를 막는다는 점에서 차이가 있다. EN의 입력 값이 LOW일 때는 D 값과 상관없이 출력 값이 변하지 않으며, EN의 입력 값이 HIGH일 때는 D 값을 Q의 값으로 전달한다. 2. D Flip-flop D Flip-flop은 D Latch와 같이 D의 값을 Q의 값으로 전달해주지만, Latch와 달리 Flip-flop은 ...2025.05.06
-
전기및디지털회로실험 실험9 결과보고서2025.01.131. 테브난의 등가회로 전원과 임피던스가 복잡하게 얽혀 있는 회로상에서 어떤 임의의 두 지점을 선택하여 그 지점에서 회로를 바라볼 때 그 회로 전체를 하나의 등가전원과 이 전원에 직렬로 연결된 임피던스의 형태로 나타낼 수 있다. 이것을 테브난의 정리라 하고 이러한 표현방법을 테브난의 등가회로라 한다. 테브난의 정리는 직류회로와 교류회로에서 모두 성립하며 복잡한 회로를 단순화하여 나타내는 데에 있어서 아주 유용한 수단이다. 1. 테브난의 등가회로 테브난의 등가회로는 전기 회로 분석에서 매우 중요한 개념입니다. 이 등가회로는 복잡한 회...2025.01.13
-
아날로그 및 디지털 회로 설계실습 예비보고서 6주차2025.01.182025.01.18
-
중앙대학교 아날로그및디지털회로 예비보고서42025.01.201. Wien bridge 회로 설계 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 사용하여 관계식을 도출하였고, 이를 통해 976.4Ω의 저항 값을 사용해야 한다는 것을 확인하였습니다. 2. Wien bridge oscillator 설계 발진 조건을 만족하는 R1, R2 값을 찾아 Wien bridge oscillator를 설계하였습니다. R1=5kΩ, R2=10kΩ을 사용하여 회로를 구성하였고,...2025.01.20
-
디지털시스템설계실습_HW_WEEK82025.05.091. 16x8bit Register file 이번 과제에서는 16x8bit Register file을 구현했습니다. 이 구조는 4bit의 address, 8bit의 data 크기, 16개의 저장공간을 가지고 있습니다. wr_enable이 활성화되면 clk 신호에 맞춰 din 값이 wr_addr에 입력되어 저장됩니다. 이를 통해 데이터가 저장되는 과정을 이해할 수 있었습니다. 2. Shift Register Shift Register 모듈을 구현하면서 clk이 positive edge일 때 qout이 shift되는 과정을 통해 동작 ...2025.05.09