총 9개
-
디지털논리회로실험2024.09.161. 디지털 논리 회로 실험 1.1. 기본 논리 게이트 1.1.1. NOT Gate NOT 게이트는 반전 게이트라고도 불리며, 입력 신호의 상태를 반대로 출력하는 디지털 논리 회로이다. 입력 신호가 0일 때 출력 신호는 1이 되고, 입력 신호가 1일 때 출력 신호는 0이 된다. 이러한 특성으로 인해 NOT 게이트는 디지털 회로에서 널리 활용되며, 다른 논리 게이트들과 결합되어 다양한 기능을 수행할 수 있다. 실험 1-1에서는 7404 IC 내부의 6개 NOT 게이트 중 1개를 선정하여 NOT 게이트 회로를 구성하였다. 7404...2024.09.16
-
아주대학교 논리회로실험 실험32024.09.241. 실험 개요 1.1. 실험 목적 실험 목적은 논리회로를 이용하여 가산기와 감산기를 구성하고, 이들의 구조와 동작 원리를 이해하는 것이다. 구체적으로 살펴보면, 실험에서는 기본적인 조합 논리회로인 반가산기, 전가산기, 반감산기, 전감산기를 구성하고 이들의 입출력 관계를 확인하는 것을 목적으로 한다. 이를 통해 이진수의 덧셈과 뺄셈 과정을 이해하고, 불 대수식과 드 모르간의 법칙을 활용하여 회로를 간소화하는 방법을 익히고자 한다. 나아가 이러한 기본적인 가산기와 감산기의 이해를 바탕으로, 더 복잡한 병렬 가감산기와 같은 응용...2024.09.24
-
논리함수와 게이트 결과보고서2024.10.281. 논리함수와 게이트 1.1. 논리게이트 구현 및 동작 1.1.1. LOW(0)값, HIGH(1)값, Vcc 설정 LOW(0)값, HIGH(1)값, Vcc 설정은 논리게이트 구현 및 동작에 있어 매우 중요한 요소이다. 실험에서는 LOW(0)값을 0V, HIGH(1)값을 5V, Vcc를 5V로 설정하였다. 논리회로에서 LOW(0)값은 논리 0을 나타내며, 기본적으로 0V를 사용한다. 이는 전압이 낮은 상태를 의미하며, 회로 내에서 스위치가 꺼짐 또는 비활성화된 상태를 나타낸다. 반면 HIGH(1)값은 논리 1을 나타내며, 일반...2024.10.28
-
논리회로의 시간 지연 분석2024.10.131. 실험 개요 및 목적 1.1. AND, OR, NOT, NAND, NOR, XOR 게이트의 기본 동작 원리 AND, OR, NOT, NAND, NOR, XOR 게이트의 기본 동작 원리는 다음과 같다. AND 게이트는 두 개 이상의 입력이 모두 1일 때만 출력이 1이 된다. 다시 말해, 입력들이 모두 참일 때만 출력이 참이 되는 논리 연산이다. OR 게이트는 두 개 이상의 입력 중 하나라도 1이면 출력이 1이 된다. 입력들 중 하나라도 참이면 출력이 참이 되는 논리 연산이다. NOT 게이트는 단일 입력에 대해 반대 값을 ...2024.10.13
-
74151A2024.09.301. 실험 개요 1.1. 실험 목적 이 실험의 목적은 멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험하는 것이다. 또한 2*N 입력의 진리표를 수행하기 위해 N입력 멀티플렉서를 이용하는 것이 목적이다."멀티플렉서는 N개의 입력 데이터에서 1개의 입력만을 선택하여 단일 채널로 전송하는 회로이다. 이를 통해 여러 개의 회로가 단일 회선을 공동으로 이용하여 신호를 전송할 수 있다. 멀티플렉서의 논리식은 Y = ̄S(D₀̄AB + D₁̄A̅B + D₂A̅B + D₃AB)로 표현할 수 있다. 이는 디코더와 유사한 동...2024.09.30
-
일반 논리게이트실험2024.09.291. 논리 게이트의 이해와 응용 1.1. 일반 논리 게이트 1.1.1. AND, OR, NOT 게이트 AND 게이트는 두 개 이상의 입력 신호에 대하여 한 개의 출력 신호를 얻는 게이트이며, 논리곱을 나타낸다. 입력 신호가 모두 '1'인 경우에만 출력 신호가 '1'이 되고, 입력 신호 중에 '0'인 신호가 하나라도 있다면 출력 신호는 '0'이 된다. 이때, AND 게이트의 출력에 대한 논리식은 F=AB 또는 F=AB이다. OR 게이트는 두 개 이상의 입력 신호에 대하여 한 개의 출력 신호를 얻는 게이트이며, 논리합을 나타낸다....2024.09.29
-
NAND,NOR,XOR,XNOR게이트 실험을 통해 느낀점2024.09.291. XOR 및 XNOR 게이트 1.1. XOR 게이트의 논리 동작 실험 XOR 게이트의 논리 동작 실험 결과는 다음과 같다. XOR 게이트는 배타적 논리합 게이트로써, 두 개의 입력이 서로 다를 때 1을 출력하고 두 개의 입력이 서로 같을 때 0을 출력한다. 실험 결과 입력 A와 B의 조합에 따라 XOR 게이트의 출력 X가 예상한 진리표와 동일하게 나타났다. 입력 A가 0이고 B가 0일 때 출력 X는 0이었고, 입력 A가 0이고 B가 1일 때 출력 X는 1이었다. 또한 입력 A가 1이고 B가 0일 때 출력 X는 1이었으며, 입력...2024.09.29
-
아날로그 및 디지털 회로 설계 결과보고서62024.10.311. 위상 제어 루프(PLL) 1.1. 위상 제어 루프의 개요 위상 제어 루프의 개요는 다음과 같다. 위상 제어 루프(Phase-Locked Loop, PLL)는 입력 신호와 출력 신호의 위상차를 감지하여 출력 신호의 주파수와 위상을 입력 신호에 동기화시키는 피드백 제어 시스템이다. 이는 입력 신호의 위상과 출력 신호의 위상을 비교하여 그 차이를 검출하고, 이를 바탕으로 출력 신호의 주파수와 위상을 조정하는 원리로 동작한다. 위상 제어 루프는 크게 위상 검출기, 루프 필터, 가변 발진기의 3가지 핵심 요소로 구성된다. 위상...2024.10.31
-
전전설2 1주2024.09.031. 실험 개요 1.1. 실험 목적 TTL 소자를 활용해 기본적인 조합 회로를 구현해보는 것이 이번 실험의 목적이다." 1.2. 실험 배경 이론 1.2.1. OR 게이트 논리 회로 OR 게이트 논리 회로는 입력 중 어느 하나라도 1이 되면 결과가 1이 되는 연산 방식을 가지고 있다. 즉, 출력은 논리 입력의 합과 같다는 특징이 있다. OR 게이트의 논리표를 살펴보면 다음과 같다. 입력 A와 B가 0과 0일 때는 출력 X도 0이 되지만, A와 B 중 하나라도 1이 되면 출력 X는 1이 된다. 따라서 OR 게이트의 진리표는 A, ...2024.09.03