총 2개
-
중앙대 아날로그및디지털회로 설계실습 예비보고서42024.09.211. 신호 발생기 설계 1.1. 실습 목적 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인하는 것이 이번 실습의 목적이다. 이를 통해 Wien bridge 회로 분석, 발진 주파수 설계, 증폭기 이득 설계, Wien bridge Oscillator 설계 등을 학습할 수 있다. 또한 발진 조건을 만족하는 회로 설계와 다이오드를 이용한 출력 신호 안정화 기법을 이해할 수 있다. 더불어 스텝 모터의 동작 원리와 구동을 위한 범용 이동 레지스터, ULN2003AN IC 활용 방법을 배울 ...2024.09.21
-
아날로그및디지털회로설계실습 예비보고서 42024.09.291. 아날로그 및 디지털 회로 설계실습 1.1. 실습 목적 본 실습의 목적은 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하고 그 동작을 확인하는 것이다. Wien bridge 회로는 Op-amp를 이용하여 구성되며, 정확한 저항과 커패시턴스 값 설계를 통해 원하는 주파수에서 발진하도록 한다. 또한 다이오드를 활용한 회로 설계를 통해 발진기의 출력을 안정화시킬 수 있다. 이를 통해 간단한 소자로도 정현파를 발생시킬 수 있는 신호 발생기 설계 원리를 이해할 수 있다. 1.2. 실습 준비 사항 1.2...2024.09.29