
총 8개
-
플립프롭의 특성2024.09.301. 에지트리거 플립플롭의 특성 및 비교 1.1. 서론 트리거(Trigger)는 일반적으로 일정 조건이 충족될 때 회로의 동작을 시작하는 역할을 한다. 즉, 시스템에서 특정 이벤트를 감지하고 동작을 수행하기 위해 사용되는 개념이다. 디지털 회로에서 사용되는 트리거는 크게 두 가지(레벨 트리거(Level Trigger)와 에지 트리거(Edge Trigger))로 나눌 수 있다. 레벨 트리거는 입력 신호의 전압 레벨에 따라 동작을 트리거하는 방식이다. 특정한 전압 레벨을 유지하는 동안에만 동작하며, 입력 신호가 특정 임계값 이상 ...2024.09.30
-
래플 프로그램2024.10.291. 순차 논리 회로 기초 1.1. 플립플롭(Flip-flop)과 래치(latch) 플립플롭(Flip-flop)과 래치(latch)는 전자공학에서 1비트의 정보를 보관, 유지할 수 있는 회로이며 순차 회로의 기본요소이다. 조합논리회로에 비해 플립플롭은 이전 상태를 계속 유지하여 저장하는 특징이 있다. 디지털 공학에서 플립플롭은 클럭 신호의 순간 엣지에서 입력을 출력에 반영하며, 래치는 입력되는 순간 바로 반영하기 때문에 플립플롭처럼 엣지의 시점을 결정하는 논리회로가 필요하지 않다. 플립플롭은 클럭 신호를 필요로 하며, 복잡한 회...2024.10.29
-
에지트리거 플립플롭2024.09.021. 서론 1.1. 트리거의 정의와 종류 트리거(Trigger)는 일반적으로 일정 조건이 충족될 때 회로의 동작을 시작하는 역할을 한다. 즉, 시스템에서 특정 이벤트를 감지하고 동작을 수행하기 위해 사용되는 개념이다. 디지털 회로에서 사용되는 트리거는 크게 두 가지(레벨 트리거(Level Trigger)와 에지 트리거(Edge Trigger))로 나눌 수 있다. 레벨 트리거는 입력 신호의 전압 레벨에 따라 동작을 트리거하는 방식이다. 특정한 전압 레벨을 유지하는 동안에만 동작하며, 입력 신호가 특정 임계값 이상 또는 이하로 유...2024.09.02
-
에지트리거형 플립프롭(D-, JK-, T-)의 특성 비교2024.09.021. 서론 1.1. 트리거의 개념과 종류 트리거(Trigger)는 일반적으로 일정 조건이 충족될 때 회로의 동작을 시작하는 역할을 한다. 즉, 시스템에서 특정 이벤트를 감지하고 동작을 수행하기 위해 사용되는 개념이다. 디지털 회로에서 사용되는 트리거는 크게 두 가지(레벨 트리거(Level Trigger)와 에지 트리거(Edge Trigger))로 나눌 수 있다. 레벨 트리거는 입력 신호의 전압 레벨에 따라 동작을 트리거하는 방식이다. 특정한 전압 레벨을 유지하는 동안에만 동작하며, 입력 신호가 특정 임계값 이상 또는 이하로 유...2024.09.02
-
비동기식 카운터2024.11.111. 비동기식 카운터 1.1. 비동기식 Up 카운터 비동기식 Up 카운터는 입력 펄스의 수를 세어 올라가는 카운터이다. 비동기식 Up 카운터 회로는 T 플립플롭을 이용하여 구현할 수 있다. T 플립플롭은 2진 계수의 동작을 하는데, 이를 응용하여 가장 간단한 형태의 비동기식 Up 카운터를 만들 수 있다. 비동기식 Up 카운터 회로는 그림 12-1과 같이 구성된다. 앞단 플립플롭의 출력 Q가 뒷단 플립플롭의 클록 펄스 Cp로 사용된다. 이때 클록 펄스가 1에서 0으로 변할 때 플립플롭이 동작하며, 클록 펄스가 들어오기 전에는 모든...2024.11.11
-
jk플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정2025.03.041. JK플립플롭을 이용한 3비트 2진 카운터 설계 1.1. 플립플롭이란 플립플롭은 클럭 입력을 가지는 2진 기억소자이다. 이는 쌍안정 회로라고도 불리며, 동기식 순서논리회로의 기본적인 소자이다. 플립플롭은 클럭 입력과 래치 소자로 구성되어 있으며, 비트 기억을 위해 순서논리회로에서 사용된다. SR 플립플롭, JK 플립플롭, T 플립플롭, D 플립플롭 등이 존재하며, 그중 JK 플립플롭이 가장 널리 사용된다. 플립플롭은 하이 상태(1 상태, SET 또는 PRESET 상태)와 로우 상태(0 상태, RESET 또는 CLEAR 상태)로...2025.03.04
-
기본 플립플롭들의 회로도 진리표2025.01.251. 기본 플립플롭들의 회로도 및 진리표, 여기표 1.1. RS 플립플롭 RS 플립플롭은 Set과 Reset 상태의 논리상태를 갖는다. 출력은 정상출력과 보수출력으로 나타낸다. RS 플립플롭의 진리표에 따르면, R=0, S=0인 경우 현재 상태 Q_n이 그대로 유지된다. R=0, S=1인 경우 출력은 0이 되고, R=1, S=0인 경우 출력은 1이 된다. 만약 R=1, S=1인 경우 출력 상태가 불확정적이 되므로 이 상황은 사용하지 않는다. RS 플립플롭의 여기표에 따르면, 현재 상태 Q_t가 0일 때 다음 상태 Q_t+1을 0으...2025.01.25
-
jk플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정2025.03.041. 서론 1.1. 3비트 2진 카운터의 개념 3비트 2진 카운터의 개념은 다음과 같다. 카운터(Counter)란 입력으로 들어오는 신호(일반적으로 클록 신호)의 펄스 개수를 셀 수 있도록 하여 그 값을 출력으로 나타내는 회로이다. 3비트 2진 카운터는 출력 값이 3비트의 2진 값으로 나타나는 카운터이다. 카운터 회로에서는 출력 값을 계속 유지할 수 있어야 하기 때문에 저장 소자인 플립플롭의 사용이 필수적이다. 따라서 카운터는 플립플롭으로 구성된다. 카운터는 들어오는 클록 신호의 펄스 수에 따라 출력 값을 1씩 증가시켜 가는 기능...2025.03.04