총 2개
-
아날로그및디지털회로설계실습 결과보고서82024.10.281. 래치와 플립플롭 1.1. RS 래치 (NAND) 1.1.1. 회로 설계 및 구현 NAND2 게이트를 이용하여 RS-Latch 회로를 설계 및 구현하였다. 회로 구성은 다음과 같다. NAND2 게이트 두 개를 교차 연결하여 RS-Latch 회로를 구성하였다. 입력 신호 R과 S는 NAND2 게이트의 두 입력 단자에 연결되고, 출력 신호 Q와 Q'는 각각 다른 NAND2 게이트의 출력 단자에서 얻을 수 있다. 이와 같이 설계된 RS-Latch 회로는 입력 신호 R과 S에 따라 출력 신호 Q와 Q'가 결정된다. 구체적으로 R...2024.10.28
-
기본 플립플롭들의 회로도 진리표2025.01.251. 기본 플립플롭들의 회로도 및 진리표, 여기표 1.1. RS 플립플롭 RS 플립플롭은 Set과 Reset 상태의 논리상태를 갖는다. 출력은 정상출력과 보수출력으로 나타낸다. RS 플립플롭의 진리표에 따르면, R=0, S=0인 경우 현재 상태 Q_n이 그대로 유지된다. R=0, S=1인 경우 출력은 0이 되고, R=1, S=0인 경우 출력은 1이 된다. 만약 R=1, S=1인 경우 출력 상태가 불확정적이 되므로 이 상황은 사용하지 않는다. RS 플립플롭의 여기표에 따르면, 현재 상태 Q_t가 0일 때 다음 상태 Q_t+1을 0으...2025.01.25