총 8개
-
생능 디지털회로2024.09.161. 논리 게이트의 이해 1.1. 논리 게이트의 기본 동작 원리 논리 게이트의 기본 동작 원리는 다음과 같다. 컴퓨터 회로를 설계하는 데 있어서 입력과 출력은 논리 회로의 게이트들을 상호 연결함으로써 구성할 수 있다. 논리 회로란 부울 대수의 기본 연산을 실행하기 위한 회로로서 '논리 게이트'라고도 한다. 논리 회로는 2진수를 사용하며, 보통 2개 이상의 입력 단자와 하나의 출력 단자로 구성된다. 대부분의 논리 게이트들에서 전압이 높은 상태는 거의 +5 V정도이며, 낮은 상태는 거의 0 V에 가깝다. 논리 수준은 0과 1을 통해...2024.09.16
-
플립프롭의 특성2024.09.301. 에지트리거 플립플롭의 특성 및 비교 1.1. 서론 트리거(Trigger)는 일반적으로 일정 조건이 충족될 때 회로의 동작을 시작하는 역할을 한다. 즉, 시스템에서 특정 이벤트를 감지하고 동작을 수행하기 위해 사용되는 개념이다. 디지털 회로에서 사용되는 트리거는 크게 두 가지(레벨 트리거(Level Trigger)와 에지 트리거(Edge Trigger))로 나눌 수 있다. 레벨 트리거는 입력 신호의 전압 레벨에 따라 동작을 트리거하는 방식이다. 특정한 전압 레벨을 유지하는 동안에만 동작하며, 입력 신호가 특정 임계값 이상 ...2024.09.30
-
동기 카운터 설계2024.11.251. 동기 카운터 설계 1.1. 실험 과정 동기 카운터 설계의 실험 과정은 다음과 같다. 동기 카운터 설계 실험에서는 동기 방식으로 작동하는 카운터 회로를 직접 설계하고 구현하였다. 실험 과정은 다음과 같다. 먼저 동기 카운터 회로를 설계하였다. 이를 위해 JK 플립플롭을 활용하여 회로를 구성하였다. 각 플립플롭의 J와 K 입력단에 적절한 논리식을 적용하여 카운터 동작이 이루어지도록 하였다. 다음으로 설계한 회로를 실제로 구현하였다. 브레드보드 위에 필요한 부품들을 배치하고 점선을 통해 회로를 연결하였다. 이때 전원 공급 ...2024.11.25
-
래플 프로그램2024.10.291. 순차 논리 회로 기초 1.1. 플립플롭(Flip-flop)과 래치(latch) 플립플롭(Flip-flop)과 래치(latch)는 전자공학에서 1비트의 정보를 보관, 유지할 수 있는 회로이며 순차 회로의 기본요소이다. 조합논리회로에 비해 플립플롭은 이전 상태를 계속 유지하여 저장하는 특징이 있다. 디지털 공학에서 플립플롭은 클럭 신호의 순간 엣지에서 입력을 출력에 반영하며, 래치는 입력되는 순간 바로 반영하기 때문에 플립플롭처럼 엣지의 시점을 결정하는 논리회로가 필요하지 않다. 플립플롭은 클럭 신호를 필요로 하며, 복잡한 회...2024.10.29
-
에지트리거형 플립프롭(D-, JK-, T-)의 특성 비교2024.09.021. 서론 1.1. 트리거의 개념과 종류 트리거(Trigger)는 일반적으로 일정 조건이 충족될 때 회로의 동작을 시작하는 역할을 한다. 즉, 시스템에서 특정 이벤트를 감지하고 동작을 수행하기 위해 사용되는 개념이다. 디지털 회로에서 사용되는 트리거는 크게 두 가지(레벨 트리거(Level Trigger)와 에지 트리거(Edge Trigger))로 나눌 수 있다. 레벨 트리거는 입력 신호의 전압 레벨에 따라 동작을 트리거하는 방식이다. 특정한 전압 레벨을 유지하는 동안에만 동작하며, 입력 신호가 특정 임계값 이상 또는 이하로 유...2024.09.02
-
논리회로2024.08.291. 디지털 시스템의 순차논리회로 1.1. 개요 및 정의 디지털 시스템의 순차논리회로에서 '1.1. 개요 및 정의'는 다음과 같다. 순차논리회로는 조합논리회로에 메모리 소자인 플립플롭을 추가한 것이다. 조합논리회로는 현재 입력 신호에 의해서만 출력이 결정되지만, 순차논리회로는 현재 입력 신호와 이전 출력 상태에 따라 출력이 결정된다. 즉, 순차논리회로는 과거의 정보를 저장하여 현재의 출력을 결정하는 회로라고 할 수 있다. 따라서 순차논리회로는 메모리 기능을 가지고 있어 복잡한 동작을 수행할 수 있다는 특징이 있다. 1.2. 기본...2024.08.29
-
기본 플립플롭들의 회로도 진리표2025.01.251. 기본 플립플롭들의 회로도 및 진리표, 여기표 1.1. RS 플립플롭 RS 플립플롭은 Set과 Reset 상태의 논리상태를 갖는다. 출력은 정상출력과 보수출력으로 나타낸다. RS 플립플롭의 진리표에 따르면, R=0, S=0인 경우 현재 상태 Q_n이 그대로 유지된다. R=0, S=1인 경우 출력은 0이 되고, R=1, S=0인 경우 출력은 1이 된다. 만약 R=1, S=1인 경우 출력 상태가 불확정적이 되므로 이 상황은 사용하지 않는다. RS 플립플롭의 여기표에 따르면, 현재 상태 Q_t가 0일 때 다음 상태 Q_t+1을 0으...2025.01.25
-
에지트리거 플립플롭2024.09.021. 서론 1.1. 트리거의 정의와 종류 트리거(Trigger)는 일반적으로 일정 조건이 충족될 때 회로의 동작을 시작하는 역할을 한다. 즉, 시스템에서 특정 이벤트를 감지하고 동작을 수행하기 위해 사용되는 개념이다. 디지털 회로에서 사용되는 트리거는 크게 두 가지(레벨 트리거(Level Trigger)와 에지 트리거(Edge Trigger))로 나눌 수 있다. 레벨 트리거는 입력 신호의 전압 레벨에 따라 동작을 트리거하는 방식이다. 특정한 전압 레벨을 유지하는 동안에만 동작하며, 입력 신호가 특정 임계값 이상 또는 이하로 유...2024.09.02