총 4개
-
아날로그및디지털회로설계실습 예비2024.09.101. 아날로그 및 디지털 회로 설계실습 아날로그 및 디지털 회로 설계실습은 전자전기공학 분야에서 중요한 교과목이다. 이 실습을 통해 학생들은 다양한 디지털 회로 구성요소에 대한 이해를 높이고 실제 회로 설계 능력을 기를 수 있다. 첫 번째 실습인 'Stopwatch 설계 (동기순서 논리회로)'는 카운터, 분주회로, 클럭 회로, 디코더 등 디지털 회로 설계의 핵심 요소를 다룬다. 목적은 Stopwatch 설계를 통해 이러한 디지털 회로 구성요소에 대한 이해를 높이고 데이터시트 분석 및 회로 설계 능력을 배양하는 것이다. 실습에 필...2024.09.10
-
논리프로브구성2024.09.231. 서론 1.1. 논리 레벨 디지털 논리 시스템에서 '0'과 '1'을 표현하기 위해 사용하는 전압을 논리 레벨이라 한다. 이상적인 경우 +5V와 0V의 두 개의 전압 레벨을 사용하지만, 실제 디지털 회로에서 'High'와 'Low'는 임의의 전압 구간으로 표현된다. TTL(트랜지스터-트랜지스터 로직) 방식에서는 최소 High 입력 전압이 2V이고 최대 Low 입력 전압이 0.8V이다. 따라서 0.8V~2V 구간은 허용되지 않는 전압 범위로, 이 구간의 신호가 발생하지 않도록 주의해야 한다. CMOS(상보형 금속 산화물 반도체) ...2024.09.23
-
플립프롭의 특성2024.09.301. 에지트리거 플립플롭의 특성 및 비교 1.1. 서론 트리거(Trigger)는 일반적으로 일정 조건이 충족될 때 회로의 동작을 시작하는 역할을 한다. 즉, 시스템에서 특정 이벤트를 감지하고 동작을 수행하기 위해 사용되는 개념이다. 디지털 회로에서 사용되는 트리거는 크게 두 가지(레벨 트리거(Level Trigger)와 에지 트리거(Edge Trigger))로 나눌 수 있다. 레벨 트리거는 입력 신호의 전압 레벨에 따라 동작을 트리거하는 방식이다. 특정한 전압 레벨을 유지하는 동안에만 동작하며, 입력 신호가 특정 임계값 이상 ...2024.09.30
-
래플 프로그램2024.10.291. 순차 논리 회로 기초 1.1. 플립플롭(Flip-flop)과 래치(latch) 플립플롭(Flip-flop)과 래치(latch)는 전자공학에서 1비트의 정보를 보관, 유지할 수 있는 회로이며 순차 회로의 기본요소이다. 조합논리회로에 비해 플립플롭은 이전 상태를 계속 유지하여 저장하는 특징이 있다. 디지털 공학에서 플립플롭은 클럭 신호의 순간 엣지에서 입력을 출력에 반영하며, 래치는 입력되는 순간 바로 반영하기 때문에 플립플롭처럼 엣지의 시점을 결정하는 논리회로가 필요하지 않다. 플립플롭은 클럭 신호를 필요로 하며, 복잡한 회...2024.10.29