
총 381개
-
pspice op앰프 예비레포트2025.05.091. OP앰프의 특성 OP앰프는 가장 많이 사용되는 아날로그 IC이며, 이상적인 OP앰프는 무한대의 이득과 입력 임피던스, 영의 출력 임피던스를 갖는다. 실제의 OP앰프는 이상적인 OP앰프에 근사한 특성을 가진다. OP앰프의 이득이 매우 크기 때문에 그대로는 안정된 증폭기로 사용할 수 없고 반드시 외부 귀환을 걸어서 사용해야 한다. 2. 반전 증폭기 반전 증폭기는 입력된 신호에 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이다. 이상적인 OP앰프를 가정한 반전 증폭기의 입력 임피던스와 출력 임피던스는 각각 R_in과 0이다....2025.05.09
-
아주대 전자회로실험 설계1 결과보고서2025.05.091. 비안정 멀티 바이브레이터 비안정 멀티 바이브레이터는 두 개의 출력이 모두 동작 상태가 불안정하여 논리 1(SET)과 논리0(RESET) 상태를 일정 주기로 번갈아 하는 회로로서 주로 클록 신호로 사용된다. 작동 원리는 R1이 R4보다 작으므로, 초기 상태는 Q1 ON, Q2 OFF, C1 충전, C2 방전인 상태이다. Q1 on, Q2 off일 때 Q1이 ON이면 베이스 전류가 흘러 C2가 충전된다. 동시에 Q1의 컬렉터 전위가 대략 0.2V로 떨어진다. C1에는 대략 4.3V만큼 충전돼있고, 커패시터는 양쪽 극판 사이의 전위...2025.05.09
-
아주대 전자회로실험 설계3 결과보고서2025.05.091. 최대 출력전압 및 주파수 측정 최대 출력전압(Vpp)은 43.014kHz에서 2.0884Vpp로 나타났습니다. 2. 3dB 감소 주파수 측정 최대 peak 값보다 3dB 감소(0.707) 하는 주파수는 40.918kHz와 45kHz로 측정되었습니다. 3. Center frequency 및 Center frequency gain 측정 Center frequency는 43.014kHz이며 gain은 1.044로 1에 가깝게 나왔습니다. 4. 3dB bandwidth 및 20dB bandwidth 측정 3dB bandwidth는 4...2025.05.09
-
아주대학교 A+전자회로실험 실험6 결과보고서2025.05.091. 삼각파 발생회로 이 실험의 목적은 연산증폭기를 이용한 비교기와 적분기의 동작을 기초로 한 구형파 및 삼각파 발생회로의 동작을 이해하는 것이다. 실험 결과 파형은 예상대로 V_S는 사각파, V_T는 삼각파로 나왔다. 사각파 발생회로와 적분기를 연결하여 삼각파 발생회로를 구현하였다. 이론값과 실험값의 오차는 주로 transition delay에 의해 발생했으며, 저항값이 작을수록 오차가 커졌다. 시뮬레이션 결과와는 거의 일치하였고, 큰 저항에서는 3% 미만의 오차를 보였다. 오차의 주원인인 transition delay를 분석하기...2025.05.09
-
아주대학교 A+전자회로실험 실험1 예비보고서2025.05.091. 연산 증폭기(OP Amp) 연산 증폭기(OP Amp)는 두 개의 입력단(-IN, +IN)과 한 개의 출력단(OUT)을 갖는 단위 소자다. 입력과 출력은 V_out = A_v(V_+in - V_-in)의 관계를 가지고 두 입력 신호의 전압차를 증폭하는 차동 선형 증폭기이다. 연산 증폭기라고 불리는 이유는 이를 이용해 여러 가지 연산이 가능하도록 회로를 구성할 수 있기 때문이다. 2. 부궤환 증폭기(Negative Feedback Amplifier) 출력을 입력으로 되돌리는 것을 궤환(feedback)이라고 한다. 출력이 입력에 ...2025.05.09
-
아주대학교 A+전자회로실험 실험2 예비보고서2025.05.091. 전압-전류 변환기 전압-전류 변환기는 입력 전압에 비례하는 출력 전류를 생성하는 회로입니다. 이 회로는 입력 임피던스가 무한대이고 출력 임피던스도 무한대이므로 입력 전압에 영향을 받지 않고 출력 전류를 생성할 수 있습니다. 2. 전류-전압 변환기 전류-전압 변환기는 입력 전류에 비례하는 출력 전압을 생성하는 회로입니다. 이 회로는 입력 임피던스가 0이고 출력 임피던스도 0이므로 입력 전류에 영향을 받아 출력 전압을 생성할 수 있습니다. 이를 통해 전자 전류계를 만들 수 있습니다. 3. 전류 증폭기 전류 증폭기는 입력 전류에 비...2025.05.09
-
[A+] 전자회로설계실습 10차 예비보고서2025.05.101. OP-Amp를 이용한 Oscillator (신호발생기) 설계 이 보고서는 OP-Amp를 이용한 Oscillator (신호발생기)를 설계하고 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형에 대해 학습하는 것을 목적으로 합니다. 설계 과정에서 OrCAD PSPICE를 사용하여 회로를 설계하고 시뮬레이션을 수행하였으며, 피드백 factor (β)와 피드백 저항 (R)의 변화에 따른 영향을 분석하였습니다. 1. OP-Amp를 이용한 Oscillator (신호발생기)...2025.05.10
-
중앙대학교 전자회로설계실습 Op Amp의 특성측정 방법 및 Integrator 설계2025.05.101. Offset Voltage OP-Amp 내부에 Offset voltage가 존재하므로 출력전압은 0 V가 아니며 그 출력전압을 Open loop gain으로 나누면 Offset voltage를 구할 수 있다. 그러나 실제로는 이런 방법을 사용할 수 없는데, 그 이유는 1번 단자와 2번 단자에 같은 입력전압을 넣으면 Differential 성분이 0이라고 추측하기 쉽지만 실제로는 Op-Amp안의 설계를 보면 Offset-free op amp의 +단자에 가 연결되어있어 정확히 Matching이 되어 있지 않기 때문에 Differe...2025.05.10
-
A+받은 다이오드 리미터 예비레포트2025.05.101. 직렬 다이오드 리미터 직렬로 접속된 다이오드 리미터는 교류 신호의 양의 반주기 동안 출력을 제거할 수 있다. 다이오드의 도통 및 차단 특성에 따라 교류 신호의 양의 반주기 또는 음의 반주기를 제한할 수 있다. 실제 다이오드는 순방향 저항이 있어 이상적인 스위치와 다르게 동작하며, 출력전압이 입력전압보다 작게 나타난다. 2. 병렬 다이오드 리미터 병렬로 접속된 다이오드 리미터는 교류 신호의 양의 반주기 또는 음의 반주기를 제한할 수 있다. 양의 반주기 동안 다이오드는 역방향 바이어스되어 높은 저항이 되고, 음의 반주기 동안 다이...2025.05.10
-
A+받은 다이오드 클램퍼 예비레포트2025.05.101. 다이오드 클램퍼 다이오드 클램퍼는 입력 파형의 형태를 변화시키지 않고, 입력 파형에 직류 전위를 더해주는 회로를 말한다. 양의 클램퍼와 음의 클램퍼로 나눌 수 있으며, 바이어스된 클램퍼도 있다. 실험을 통해 각 회로의 동작을 확인하고, 출력 파형의 DC 레벨 변화를 관찰하였다. 1. 다이오드 클램퍼 다이오드 클램퍼는 전자 회로에서 중요한 역할을 합니다. 이 회로는 입력 신호의 진폭을 제한하여 출력 신호의 크기를 일정하게 유지할 수 있습니다. 이를 통해 과전압으로 인한 회로 손상을 방지할 수 있습니다. 또한 클램퍼 회로는 신호 ...2025.05.10