
총 54개
-
0905 논리게이트 레포트2025.01.161. 기본 논리 게이트 조사 디지털 논리 회로의 일종으로, 두 개 이상의 입력과 하나의 출력으로 구성된다. AND 게이트는 두 입력이 모두 참일 때만 출력이 참이 되고, OR 게이트는 입력 중 하나 또는 모두가 참일 때 출력이 참이 된다. NOT 게이트는 단일 입력을 가지며, 입력이 참이면 거짓을, 입력이 거짓이면 참을 출력한다. 1. 기본 논리 게이트 조사 기본 논리 게이트는 디지털 회로 설계의 기본 구성 요소로, AND, OR, NOT 등의 기본 논리 연산을 수행합니다. 이러한 논리 게이트는 복잡한 디지털 시스템을 구축하는 데 ...2025.01.16
-
부울대수의 규칙(교환법칙, 결합법칙, 분배법칙, 드모르강의 정리) 증명2025.01.181. 교환법칙 부울 변수 A와 B에 대해 A+B=B+A, A·B=B·A, A+A=A 등의 교환법칙이 성립함을 OR 연산자의 정의를 사용하여 증명하였다. 또한 A+A'=1의 관계도 설명하였다. 2. 결합법칙 부울 대수의 결합법칙은 덧셈과 곱셈 모두에 적용되며, (A+B)+C = A+(B+C) = A+B+C, (A·B)·C = A·(B·C) = A·B·C와 같이 연산 순서를 변경해도 결과가 동일함을 보였다. 3. 분배법칙 분배법칙은 곱셈과 덧셈 간의 관계를 정의하며, A(B+C) = AB+AC가 성립함을 설명하였다. 이를 통해 부울 함...2025.01.18
-
광운대학교 전기공학실험 실험7. 디코더와 인코더 결과레포트2024.12.311. 디코더와 인코더 이 실험은 코드의 개념을 이해하고 이진코드와 BCD코드가 무엇인지 숙지하는 것을 목표로 합니다. 또한 디코더와 인코더의 원리와 구성방법을 실험을 통해 이해하고 이를 응용 및 설계하여 실용적 목적 회로 구성에 대한 연습을 진행합니다. 실험을 통해 NAND 게이트로 구성한 논리회로가 기존 회로와 동일하게 작동하는 것을 확인하였고, 74138 디코더와 74148 인코더의 동작 원리를 이해할 수 있었습니다. 또한 Enable 기능과 회로 구성법, 진리표 분석, 우선 기능 등을 실험적으로 확인할 수 있었습니다. 1. 디...2024.12.31
-
[한국방송통신대학교] 2024년 1학기 디지털논리회로 출석수업과제2025.01.251. 10진수 27.25를 2진수로 변환 10진수 27.25를 2진수로 변환하는 방법은 정수 부분과 소수 부분을 각각 변환하는 것이다. 정수 부분은 2로 나누어 나머지를 기록하고, 소수 부분은 2를 곱하여 정수 부분을 기록하는 과정을 반복한다. 이렇게 구한 2진수 정수 부분과 소수 부분을 합하면 최종 2진수 표현을 얻을 수 있다. 2. 2진수를 4진수, 8진수, 16진수로 변환 2진수를 4진수, 8진수, 16진수로 변환하는 방법은 2진수를 각각 2개, 3개, 4개의 비트씩 묶어서 대응되는 4진수, 8진수, 16진수 숫자로 변환하는 ...2025.01.25
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설계및실험2025.01.151. 반가산기 반가산기는 2진수 한자리를 덧셈하여서 Carry값과 Sum의 결과를 출력한다. 구조는 출력2개와 입력2개로 구성되어 있으므로 가산기의 기본적인 기능을 수행 가능하다. Sum은 두 Bit를 합한 것을 의미하고, Carry는 상위 비트로 올라갈 때의 자리를 올려주는 수를 의미한다. 반가산기의 진리표를 확인하고, 회로를 구현할 수 있다. 2. 전가산기 전가산기는 반가산기에서 Carry를 입력에 추가하면 전가산기의 구조가 나온다. 각각의 bit와 전의 bit에서 올라오는 Carry의 덧셈 연산이라고 불린다. Cin(Carry...2025.01.15
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설게및실험,Decoder & 7-segments 실험2025.01.151. Code Code는 컴퓨터에서 사용하는 정보들을 정해진 특정 형태로 나타내는 규칙을 간단히 의미한다. 2. Decoder 디코더는 n bit input code에서 m bit output code로의 변환이다. n개의 2 진 정보들을 서로 다른 2^m개의 최대 정보로 바꾸어 출력하는 조합회로이다. Decoder은 Encoder가 한 일의 암호화 또는 컴퓨터가 인식할 수 있는 것들을 해독해서 사람이 읽을 수 있도록 하는 해독기 역할 도 한다. 3. 2x4 Decoder 2x4 decoder은 NOT게이트인 74LS04 2개와 A...2025.01.15
-
Multiplexer 가산-감산 예비보고서(고찰포함)A+2025.01.131. 멀티플렉서 멀티플렉서는 N개의 입력 데이터에서 1개의 입력만을 선택하여 단일 channel로 전송하는 것을 말하고, demultiplexer은 이와 반대의 동작을 한다. 멀티플렉서의 논리식은 Y=A⨁B = ĀB+AḆ로 디코더와 유사하다. 멀티플렉서는 데이터통신 시스템에서 특정의 데이터를 선정하기 위하여 사용할 수도 있으며 다수의 RAM이나 ROM을 이용하여 논리회로의 합성도 가능하다. 2. 전가산기 전가산기는 컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위한 논리 회로의 일종이다. 전가산기는 3개의 디지털 입력(비트)을 받고, ...2025.01.13
-
5주차 예비 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.011. 조합논리회로 조합 논리회로는 입력의 변화가 바로 출력에 반영되며, 특정 시점의 출력이 그 시점의 입력에 의해서만 결정됩니다. 반면 순차 논리회로는 상태 값을 저장해두고 그 상태 값이 다시 입력으로 들어가서 다음 상태 값과 출력을 결정하는 회로입니다. 2. 곱의 합 회로(Sum of Product) 곱의 합 회로는 AND-OR 게이트로 구현되며, 최소항이 1인 칸들을 인접한 항에 대하여 2의 배수로 묶어서 최소화할 수 있습니다. 3. 합의 곱(Product of Sum) 회로 합의 곱 회로는 OR-AND 게이트로 구현되며, 출력...2025.05.01
-
조합논리회로와 순서논리회로의 종류 및 특징(회로) 조사2025.05.101. 조합논리회로 조합논리회로는 논리곱(AND), 논리합(OR), 논리 부정(NOT)의 세 가지 기본 논리회로의 조합으로 만들어지며, 입력 신호, 논리 게이트 및 출력 신호로 구성된다. 조합 논리회로는 순서 논리회로와 달리 들어온 입력에 그대로 출력되어 전 회로 등의 영향을 받지 않으며, 기억 소자도 사용하지 않는다. 조합 논리회로의 기본이 되는 가산기, 비교기, 디코더, 인코더, 멀티플렉서, 디멀티플렉서, 감산기 등을 알아보았다. 2. 순서논리회로 순서논리회로는 현재의 입력값과 이전 출력 상태에 따라 출력값이 결정되는 논리회로이다...2025.05.10
-
[논리회로실험] 실험8. Counter 결과보고서2025.05.051. 비동기식 2단 2진 카운터 실험 1에서는 비동기식 2단 2진 카운터를 설계하였다. 비동기식 카운터는 CLK 값이 첫 번째 플립플롭에만 인가되는 회로이기 때문에 그 다음 플립플롭의 클럭 입력값은 앞 단의 플립플롭의 출력값으로 인가된다. 실험결과 첫 번째 플립플롭은 J=K=1인 상태로 클럭펄스가 들어올 때마다 전 출력 값의 toggle 값이 출력되며 첫 번째 단의 출력이 Falling일 때 두 번째 단의 출력 값이 정해지는 방식이었다. 이 값들을 AND Gate에 넣어 다이오드로 출력을 확인했을 때 A'B', AB', A'B, A...2025.05.05